中国电子技术网

设为首页 网站地图 加入收藏

 
 
  • 首页 > 新闻 > SiFive与UltraSoC结盟通过DesignShare产业生态加速RISC-V开发

SiFive与UltraSoC结盟通过DesignShare产业生态加速RISC-V开发

关键词:SiFive与UltraSoC结盟RISC-V开源处理器系统级芯片(SoC)开发

时间:2017-09-14 10:44:41       来源:中电网

通过为SiFive DesignShare产业生态添加嵌入式分析功能,降低了客制化芯片的成本并简化了开发流程

首家客制化、开源嵌入式半导体产品无晶圆厂模式提供商SiFive日前宣布:UltraSoC将为基于RISC-V开源处理器规范的SiFive Freedom平台提供调试与追踪技术,此举将是DesignShare计划的一部分。UltraSoC的嵌入式分析半导体知识产权(IP)将通过最近发布的SiFive DesignShare生态系统对外提供,该生态系统为任何公司、发明人和创客都提供了驾驭客制化芯片动力的能力。UltraSoC的调试与追踪功能将支持Freedom平台的用户去广泛对接其设计中所用到的各种工具与接口。

DesignShare概念支撑了一整套应用,诸如SiFive、UltraSoC这样的公司及其他生态系统伙伴已经开发了高效的、预先集成的解决方案,以降低实现一款基于SiFive Freedom平台的客制化芯片的前期工程费用。SiFive是业界首个开源芯片平台的发起人,UltraSoC是独立于供应商的片上调试与分析工具领域内的行业领袖,两者之间的合作伙伴关系将强化RISC-V周边的生态体系,而RISC-V开源处理器规范则被经常认为是“半导体行业的Linux系统”。

 “创立SiFive的使命是通过为任何希望开发定制芯片的厂商提供发展平台,从而去颠覆半导体产业,”SiFive首席执行官Naveed Sherwani表示。“DesignShare生态系统为对此盼望已久的系统设计师提供了设计其SoC时所需的工具。我们倍感兴奋地欢迎UltraSoC加入到DesignShare生态之中,并期待由我们之间的合作而给市场带来的创新。”

UltraSoC的IP简化了系统级芯片(SoC)的开发,并提供了嵌入式的分析功能,从而使芯片开发商能够大幅度减少开发成本并提升其项目的盈利能力。公司已领导了RISC-V处理器的追踪功能规范的制定,UltraSoC和SiFive系统通过与RISC-V基金会(RISC-V Foundation)的合作,将该规范全部整合到RISC-V标准之中。追踪是致力于任何处理器架构的开发人员都需要面对的基本要求,它使工程师能够从细节去观察其程序的行为,并能够隔离漏洞和标定需要改善的地方。UltraSoC与SiFive的IP能完全支持这项新近发布的追踪规范。

 “UltraSoC致力于提升新的芯片设计的数量,而我们与SiFive在DesignShare生态中的合作是这项工作的自然延伸。”UltraSoC首席执行官Rupert Baines表示。“我们专注于推动半导体行业新兴力量的加速形成,所采用的方法既包括在RISC-V基金会中发挥会员作用,也包括与SiFive这样的单个合作伙伴关系。通过DesignShare模式来提供UltraSoC的IP,将使各地的芯片开发商都能够尽享开源硬件的优点,并为市场带来全新的、创新的设计。”

RISC-V基金会执行董事Rick O’Connor评论到:“开源动向背后的理念是大家不必去设计草图中的每一个部分,而DesignShare背后的理念是通过降低成本、工艺和集成等壁垒来加速新芯片设计的开发过程,而这些壁垒过去一直制约了半导体行业的创新。SiFive、UltraSoC及其他公司正在致力于通过DesignShare来提供其IP,将从根本上支撑了这场发生在一个不变革就固化的行业中的变革。”

SiFive由Andrew Waterman、Yunsup Lee和KrsteAsanovic等RISC-V的发明人创立,其使命是提供通向客制化芯片的平等之道。在其产品上市后的六个月中,就销售了超过1000个HiFive 1软件开发板,购买的开发者分布于40多个国家和地区。此外,公司已经结合其IP和SoC产品方面的多家客户,于2016年11月开始付运业内首款RISC-V SoC,并在本月早些时候宣布推出其Coreplex RISC-V based IP。SiFive的创新的“学习、评估、购买”授权模式极大地简化了IP授权流程,并消除了通往客制化、领先芯片道路上的传统障碍。

UltraSoC支持设计人员去创建可非侵入式地监测芯片硬件与软件行为的片上架构。在开发过程中,工程师可以利用此IP去清晰地了解芯片上处理器单元、客制化逻辑和系统软件之间的互动情况。公司于2016年加入了RISC-V基金会,其目标是为RISC-V社群提供安全的、独立的片上开发与调试功能。在2017年初,UltraSoC向RISC-V基金会提供了其RISC-V处理器追踪规范,由该组织采纳成为开源规范的一部分。

UltraSoC公司的Peter Claydon先生将出席于本周四(9月14日)在上海长荣桂冠酒店举办的D&R IP-SOC2017大会,并将发表主题为“嵌入式分析功能可为调试、安全、保安及其它需求提供系统级的可见性”的演讲,欢迎大家关注并加入交流。

 

猜你喜欢

  • TI工业机器视觉系统与EtherCAT实时总线伺服系统应用 近些年随着嵌入式处理器性能的不断提高,机器视觉在工业领域的应用已经越来越多。借助TI高性能嵌入式处理器方案,可以实现如产线在线视觉检测,机器人视觉辅助定位,工业三维扫描等工业视觉应用。本次研讨会主要从应用的角度出发,为大家介绍一些实用方案。 新晔电子 & TI     2017年09月21日     注册

    限幅放大器揭秘:应用与设计 在本在线研讨会中,我们将讨论限幅放大器在电子战(EW)系统中的作用。我们还将讨论开发和制造限幅放大器模块所需的设计考虑因素和规格。 ADI     2017年10月18日     注册

    Caffe to Zynq:以不足 5W 的功耗实现业界一流的机器学习推断性能 机器学习的研究正因新的网络架构而日新月异,因此为特定的应用选择最佳的 CNN 算法变成一项困难的工作。鉴于算法的飞速发展变化,高性能且低功耗的需求大幅增加,因此越来越多嵌入式系统开发人员...... 赛灵思     2017年12月19日     注册

友荐云推荐