中国电子技术网

设为首页 网站地图 加入收藏

 
 
  • 首页 > 新闻 > CHIPS联盟利用西部数据RISC-V内核和FuseSoC工具推出新项目

CHIPS联盟利用西部数据RISC-V内核和FuseSoC工具推出新项目

关键词:CHIPSFuseSoC工具RISC-V内核西部数据

时间:2019-08-16 11:24:45      来源:CHIPS

使用Western Digital的开源SweRV内核和FuseSoC工具,共同打造了称为SweRVolf开源项目。

使用Western Digital的开源SweRV内核和FuseSoC工具,共同打造了称为SweRVolf开源项目。

图片.png

该项目是由FuseSoC创建者和维护者Olof Kindgren以及西部数据下一代平台技术总监Zvonimir Bandic,即将卸任的CTO Martin Fink(作为RISC-V的长期支持者和Western Digital首席技术官Martin Fink宣布即将退休,西部数据Siva Sivaram博士将成为新任技术与战略总裁,但Fink将继续担任“数据中心架构相关事宜(包括RISC-V)”的顾问。)以及CHIPS联盟共同推进的,SweRVolf以西部数据开放的片上系统内核SweRV EH1 RISC-V为核心。

“我们的想法是为FPGA和仿真提供便携式和可扩展的SoC,以验证SweRV EH1内核。”工程师Kindgren解释道。 “最初的目标是Digilent Nexys A7 FPGA板,并使用Modelsim或Verilator进行仿真。通过使用FuseSoC,可以更快速地移植到其他开发板上。”

“这也证明了FOSSi联盟充满活力,因为它结合了来自世界各地不同开发人员和团体的IP核和工具,创建了一个完全开源的项目,可以在工业界,学术界或业余爱好者中使用。举一些例子,除了Western Digital的CPU之外,大多数AXI基础设施来自PULP平台,来自Enjoy Digital的DDR2控制器,来自M Labs的OpenOCD集成以及包括lowRISC,FuseSoC等工具。“Kindgren说道

FOSSi联盟全称为Free and Open Source Silicon,联盟的核心理念是构建自由且开放的芯片平台。

CHIPS联盟之名实际来自于Common Hardware for Interfaces,Processors and Systems(接口、处理器和系统通用硬件)的缩写,其致力于为网络及终端设备提供更高效灵活的芯片创新设计。而该联盟最初的成员企业包括谷歌、WesternDigital(西数)、Esperanto和SiFive。

CHIPS联盟会聚焦于开源硬件和开放的RISC-V体系架构上持续发力。RISC-V是基于精简指令集计算(RISC)原理建立的第五代开放指令集架构,其希望通过开源与协作,步入处理器创新的新时代。

  • 分享到:

 

猜你喜欢

  • 主 题:LTM4702:16VIN、8A 超低噪声 Silent Switcher 3 μModule
  • 时 间:2024.04.11
  • 公 司:ADI&Arrow

  • 主 题:高集成伺服驱动系统与工业机器人方案
  • 时 间:2024.04.18
  • 公 司:ST

  • 主 题:英飞凌XMC4000支持EtherCAT®通讯的伺服/IO控制方案介绍
  • 时 间:2024.04.25
  • 公 司:英飞凌&骏龙科技