中国电子技术网

设为首页 网站地图 加入收藏

 
 
  • 首页 > 新闻 > 三星演示 3nm MBCFET 芯片:采用纳米片结构制造晶体管

三星演示 3nm MBCFET 芯片:采用纳米片结构制造晶体管

关键词:三星3nm MBCFET

时间:2021-03-15 10:20:12      来源:互联网

三星电子和台积电目前都计划开展 3nm 制程工艺研发。据外媒 TomsHardware 消息,三星在 IEEE 国际固态电路会议(ISSCC)上,三星工程师分享了即将推出的 3nm GAE MBCFET 芯片的制造细节。

三星电子和台积电目前都计划开展 3nm 制程工艺研发。据外媒 TomsHardware 消息,三星在 IEEE 国际固态电路会议(ISSCC)上,三星工程师分享了即将推出的 3nm GAE MBCFET 芯片的制造细节。

GAAFET 晶体管(闸极全环场效晶体管)从构造上有两种形态,是目前 FinFET 的升级版。三星表示传统的 GAAFET 工艺采用三层纳米线来构造晶体管,栅极比较薄;而三星 MBCFET 工艺使用纳米片构造晶体管,三星已经为 MBCFET 注册了商标。三星表示,这两种方式都可以实现 3nm,但取决于具体设计。

第一种 GAAFET 晶体管的想法早在 1988 年便被提出,这项技术允许设计者通过调整晶体管通道的宽度来精确控制性能和功耗。较宽的材料便于在大功率下获得更高的性能;而较薄的材料可以降低功耗,但是性能受影响。

三星于 2019 年便展现了 3GAE 工艺的原理。三星表示,与 7LPP 技术相比,3GAE 能够实现 30% 的性能改进,功率降低 50%,此外晶体管密度可以提升 80%。

  • 分享到:

 

猜你喜欢

  • 主 题:英飞凌XMC4000支持EtherCAT®通讯的伺服/IO控制方案介绍
  • 时 间:2024.04.25
  • 公 司:英飞凌&骏龙科技

  • 主 题:安森美数字助听芯片的创新
  • 时 间:2024.05.09
  • 公 司:安森美

  • 主 题:IO-Link 技术介绍及相关设计解决方案
  • 时 间:2024.05.22
  • 公 司:ADI & Arrow