中国电子技术网

设为首页 网站地图 加入收藏

 
 
  • 首页 > 新闻 > 西门子扩展多款 IC 设计解决方案对台积电先进工艺的支持

西门子扩展多款 IC 设计解决方案对台积电先进工艺的支持

关键词:西门子

时间:2022-06-28 13:06:51      来源:中电网

获得台积电技术认证的西门子EDA 产品包括 Calibre®nmPlatform——用于 IC 签核的领先物理验证解决方案;以及 Analog FastSPICE™ 平台——专为纳米级模拟、射频(RF)、混合信号、存储器和定制数字电路提供快速电路验证。

西门子数字化工业软件近日在台积电 2022 技术研讨会上宣布,旗下多款工具获得台积电的先进工艺技术认证。

获得台积电技术认证的西门子EDA 产品包括 Calibre®nmPlatform——用于 IC 签核的领先物理验证解决方案;以及 Analog FastSPICE™ 平台——专为纳米级模拟、射频(RF)、混合信号、存储器和定制数字电路提供快速电路验证。这两个产品系列目前均已获得台积电 N4P 和 N3E 工艺认证。作为台积电 N3E 工艺的定制设计参考流程 (CDRF) 的一部分,Analog FastSPICE 平台还可支持可靠性感知仿真,包括老化、实时自热效应和高级可靠性功能。

Calibre 平台的整体认证中还包括西门子 Calibre® xACT™ 软件。该软件目前已获得台积电 N3E/N4P 技术认证,可为高频、高速数字应用和其他高级应用提供签核寄生参数提取功能。

西门子数字化工业软件 IC EDA 执行副总裁 Joe Sawicki 表示:“台积电和西门子通力合作,对西门子多款解决方案进行工艺技术认证,帮助双方共同客户满足严格的上市时间指标,同时达到优异的性能、功耗和面积平衡。台积电与西门子 EDA 的专业知识相互融合,构建联合解决方案,帮助 IC 设计界快速创建和验证创新型 IC,以应对市场和应用的高增长需求。”

此外,西门子 Aprisa™ 数字实施解决方案已获得台积电的 N5 和 N4 工艺技术认证,客户现可使用认证的 Aprisa 技术进行高容量应用的设计任务。Aprisa 支持台积电先进工艺的所有设计规则和功能,成功通过了执行完整物理实现流程的严格程序,并符合所有签核(sign-off)标准,包括 DRC、LVS、定时、功率和电源完整性等要求。台积电可根据客户需求提供面向 N5 和 N4 设计的 Aprisa 解决方案文件。

此番认证是西门子与台积电携手合作的又一里程碑,西门子对 Aprisa 数字实施解决方案大力投资,以帮助设计人员克服今天严峻的集成电路(IC)设计挑战。

台积电设计基础架构管理事业部副总裁 Suk Lee 表示:“台积电与西门子 EDA 的近期合作成果让双方共同客户能够利用台积电的先进工艺来降低功耗并提升性能。未来,我们希望能够与西门子 EDA 继续保持密切合作,提供突破性技术,帮助客户以更快的速度将创新芯片产品推向市场。”

  • 分享到:

 

猜你喜欢

  • 主 题:PIC®和AVR®单片机如何在常见应用中尽展所长
  • 时 间:2024.11.26
  • 公 司:DigiKey & Microchip

  • 主 题:高效能 • 小体积 • 新未来:电源设计的颠覆性技术解析
  • 时 间:2024.12.11
  • 公 司:Arrow&村田&ROHM

  • 主 题:盛思锐新型传感器发布:引领环境监测新纪元
  • 时 间:2024.12.12
  • 公 司:sensirion

  • 主 题:使用AI思维定义嵌入式系统
  • 时 间:2024.12.18
  • 公 司:瑞萨电子&新晔电子